컴퓨터 지식 네트워크 - 컴퓨터 프로그래밍 - 사인파를 생성하는 회로에 관해서는, 아래 그림의 회로가 사인파를 출력할 수 있는지 확인해 주세요.

사인파를 생성하는 회로에 관해서는, 아래 그림의 회로가 사인파를 출력할 수 있는지 확인해 주세요.

정현파를 생성하는 데 사용되는 일반적인 Wien 브리지 발진기 회로(RC 발진기에 속함)입니다.

R1C1은 선두 위상 천이 회로의 한 구간에 해당하고, R3C2는 후행 위상 천이 회로의 한 구간에 해당합니다. >위상 변화

90°에서 -90°까지 지속적으로 변경됩니다. 분명히 중간 주파수 f0가 있어야 RC 직렬 병렬 네트워크의 위상 변이가 0이 됩니다. 따라서 위상균형 조건이 만족된다.

진폭 측면에서

네거티브 피드백 루프

는 회로의 증폭 인자를

R2/

로 만듭니다.

R4

+1=4>3, 진폭 균형 조건을 만족합니다.

위상 및 진폭 균형 조건이 충족되므로

자려 진동

이 발생합니다. 발진 주파수 f0=1/(2π*R1*C1).

R2/R4가 크면 클리핑 왜곡이 발생하므로 R2/R4 비율을 주의 깊게 조정하면 적절한 진폭과 왜곡을 얻을 수 있습니다. (이 예에서는 R2/R4가 더 크고

구형파

로 변하는 왜곡이 발생합니다.)

밤에 시뮬레이션을 했습니다. . Wen 브리지가 진동하는 한계 조건은 R2/R4+1=3 또는 R2/R4=2입니다. R2/R4가 클수록 진동 시작이 더 쉬워지지만 출력 파형 진폭은 위쪽 및 아래쪽 레일에 빠르게 도달합니다. 즉, 위쪽 및 아래쪽 가장자리가 가파를수록 출력은 구형파에 더 가까워집니다. 양극 및 음극 전원 공급 장치 전압이 불균형하면 좁은 전압 쪽이 먼저 절단되어 반대쪽이 꼭대기에 오르지 않도록 보호됩니다. 아래 그림의 R2=15K, R4=7K의 경우 약 1초 만에 회로가 ​​진동하기 시작하지만 R2/R4>2에서는 최종 진폭이 점차 증가하여 클리핑됩니다.

안정적인 사인파 출력을 얻으려면 진폭 안정화 회로를 추가해야 합니다.

이 다이오드 진폭 안정화 회로는 여전히 특정 왜곡을 발생시킵니다. 또 다른 방법은 나중에

저역 통과 필터

를 추가하여 고조파를 필터링하고

기본 주파수

를 선택하는 것입니다. 왜곡을 줄여줍니다.

저주파 발진이 필요한 상황의 경우 아래 그림의 회로 및 구성 요소 매개 변수를 참조할 수 있습니다. 요점은 R2/R4가 2보다 약간 작다는 것입니다.

R5

더 클수록 진동하기가 더 쉽습니다. 제거 = 무한대일 수 있지만 그러면 됩니다.

크로스오버 왜곡

더 분명해졌습니다. R1=R3, C1=C2 일치를 유지하고 R1 및 R3을 더 큰 범위 내에서 선택하여 주파수를 조정할 수 있습니다.

보충 설명으로 볼 때 실제로 선택한 구성 요소의 매개 변수 오류가 너무 큽니다. 매개변수 오류가 5% 이내인지 확인하는 데 사용되는 각 구성 요소를 테스트하는 데 주의를 기울이십시오. 커패시터의 누출은 작아야 하며 CBB 및 기타 무극성 저손실 커패시터를 사용하는 것이 가장 좋습니다.

上篇: 8 대 업계 정보 下篇: 공립 정부로 전환된 후 포산 실험 학교의 교육 품질은 어떻습니까?
관련 내용