pcml 레벨이란 무엇인가요?
pcml은 초고속 인터페이스에 대한 차동 표준입니다. pcml에는 두 입력 버퍼 사이에 3.3V ccio와 100Ω 종단 저항이 필요합니다. 또한 각 입력 트레이스에는 VTT에 대한 50Ω 저항이 필요하고, 각 출력 트레이스에는 VTT에 대한 100Ω 저항이 필요합니다. 기준 전압을 입력할 필요는 없습니다.
PCML은 고속 인터페이스에 사용되는 차동 표준으로, 입력 버퍼의 두 트레이스 사이에 3.3V V CCIO와 100Ω 종단 저항이 필요합니다. V TT 에 대한 50Ω 저항, 각 출력 트레이스에는 V TT 에 대한 100Ω 저항이 필요합니다. 입력 기준 전압이 필요하지 않습니다.
브리지 프로토콜
1. p> p>
HyperTransport I/O 표준(이전의 Fast Data Transfer 또는 LDT)은 2.5V VCCIO 차동 고속, 고성능 I/O 인터페이스 표준입니다. 이 표준은 주로 고성능 네트워킹, 통신, 임베디드 시스템, 가전제품 및 인터넷 상호 연결 장비에 사용됩니다. HyperTransport I/O 표준은 지점 간 표준입니다. 각 HyperTransport 버스는 두 개의 지점 간 단방향 링크로 구성됩니다. 각 링크의 폭은 2~32비트입니다.
2. LVPECL
LVPECL I/O 표준은 3.3V VCCIO 차동 인터페이스 표준으로 비디오 그래픽 처리, 통신, 데이터 통신 및 클럭 분배와 같은 장비에 주로 사용됩니다. 이 고속, 저전압 스윙 LVPECL I/O 표준은 LVDS와 유사한 포지티브 전원 공급 장치를 사용하지만 차동 출력 전압 스윙이 LVDS보다 큽니다.
3. PCML
PCML I/O 표준은 네트워크 및 통신 애플리케이션에 일반적으로 사용되는 3.3V VCCIO 차동 고속, 저전력 I/O 인터페이스 표준입니다. . LVPECL I/O 표준과 비교하여 더 나은 성능과 더 낮은 전력 소비를 달성합니다. PCML 표준은 LVPECL 표준과 매우 유사하지만 PCML은 전압 스윙이 더 작기 때문에 스위칭 시간이 더 빠르고 전력 소비가 더 낮습니다.
4. 차동 HSTL(클래스 I 및 클래스 II)
차동 HSTL I/O 표준은 주로 0.0-1.5V HSTL 로직 스위칭 범위에서 작동하는 장치에 사용됩니다. QDR(Quadruple Data Rate) 메모리 클록 인터페이스로 사용됩니다. 차동 HSTL 사양은 단일 종단 HSTL 사양과 동일하며 입력 전압 범위가 - 0.3V ≤ VI ≤ VCCIO + 0.3V로 지정됩니다. 차동 HSTL I/O 표준은 입력 및 출력 클럭에만 적용됩니다.
5. 차동 SSTL-2(클래스 I 및 II)
차동 SSTL-2 I/O 표준은 주로 고속 이중 데이터에 사용되는 2.5V 메모리 버스 표준입니다. 속도(DDR) SDRAM 인터페이스. 이 표준은 0-2.5V의 SSTL-2 로직 스위칭 범위에서 작동하는 장치의 입력 및 출력 사양을 정의합니다. 이 표준은 버스가 대규모 지점에서 격리되어야 하는 상황에서 운영 성능을 향상시킵니다. SSTL-2 표준은 입력 전압 범위가 -0.3V≤ VI≤VCCIO+0.3V라고 규정합니다. FPGA 디바이스의 입력 및 출력 레벨은 이 표준을 지원합니다. 차동 SSTL-2 I/O 표준은 출력 클럭에서만 작동합니다.