풀업 저항과 풀다운 저항은 무엇이고, 그 기능은 무엇인가요?
1. 풀업은 불확실한 신호를 저항을 통해 높은 레벨로 고정하는 것이며 저항은 전류 제한기 역할도 합니다.
풀업 저항의 역할:
1. TTL 회로가 CMOS 회로를 구동할 때 회로의 하이 레벨 출력이 가장 낮은 하이 레벨보다 낮은 경우 CMOS 회로(보통 3.5V)를 사용하는 경우 TTL의 출력 단자에 풀업 저항을 연결하여 출력 하이 레벨의 값을 높여야 합니다.
2. OC 게이트 회로는 출력의 하이 레벨 값을 높이기 위해 풀업 저항을 사용해야 합니다.
3. 출력 핀의 구동 성능을 향상시키기 위해 일부 마이크로컨트롤러 핀은 풀업 저항을 사용하는 경우가 많습니다.
4. CMOS 칩에서는 정전기로 인한 손상을 방지하기 위해 사용하지 않는 핀을 플로팅 상태로 둘 수 없습니다. 일반적으로 풀업 저항을 연결하여 입력 임피던스를 줄이고 부하 방전 경로를 제공합니다.
5. 칩 핀에 풀업 저항을 추가하여 출력 레벨을 높임으로써 칩 입력 신호의 노이즈 마진을 개선하고 간섭 방지 기능을 향상시킵니다.
6. 버스의 전자기 간섭 방지 기능을 개선합니다. 핀을 플로팅 상태로 두면 외부 전자기 간섭을 더 쉽게 수용할 수 있습니다.
7. 장기간 전송 시 저항 불일치는 쉽게 반사파 간섭을 일으킬 수 있습니다. 또한 풀다운 저항을 저항과 일치시켜 반사파 간섭을 효과적으로 억제할 수 있습니다.
2. 풀다운 저항은 접지에 직접 연결됩니다. 다이오드가 연결되면 저항의 끝이 로우 레벨이 됩니다.
풀다운 저항의 역할:
1. 전압 레벨을 높입니다.
a. TTL 회로가 COMS 회로를 구동할 때 TTL 회로 레벨에 의한 고전압 출력은 COMS 회로의 가장 낮은 하이 레벨(보통 3.5V)보다 낮습니다. 그러면 출력 값을 높이기 위해 TTL의 출력 끝에 풀업 저항을 연결해야 합니다. 높은 수준.
b. 출력의 하이 레벨 값을 높이려면 OC 게이트 회로에 풀업 저항을 추가해야 합니다.
2. 출력 핀의 구동 성능을 높입니다. 일부 마이크로 컨트롤러 핀은 풀업 저항을 사용하는 경우가 많습니다.
3. N/Apin 정전기 방지 및 간섭 방지: COMS 칩에서는 정전기로 인한 손상을 방지하기 위해 사용하지 않는 핀을 플로팅 상태로 둘 수 없습니다. 입력 임피던스를 줄이고 부하 방전 경로를 제공하기 위해 연결됩니다.
동시에 핀을 플로팅 상태로 놔두면 외부 전자기 간섭을 더 쉽게 받아들일 수 있습니다.
4. 반사파 간섭을 억제하기 위한 저항기 매칭: 장기간 전송 시 저항기 불일치로 인해 반사파 간섭이 쉽게 발생할 수 있습니다. 저항기 매칭에 풀다운 저항기를 추가하면 반사파 간섭을 효과적으로 억제할 수 있습니다.
5. 사전 설정된 공간 상태/기본 전위: 일부 CMOS 입력 단자는 기본 전위를 사전 설정하기 위해 풀다운 또는 풀다운 저항기와 연결됩니다. 이 핀을 사용하지 않을 때는 이 입력을 0으로 낮추거나 1로 올리십시오. I2C 버스와 같은 버스에서는 풀업 및 풀다운 저항을 통해 유휴 상태를 얻습니다.
6. 칩 입력 신호의 노이즈 마진을 개선합니다. 임피던스 상태이거나 고임피던스 입력 단자가 플로팅 상태로 남아 있는 경우, 무작위 레벨 수신을 방지하고 회로 작동에 영향을 미치지 않도록 이때 풀다운 또는 풀다운을 추가해야 합니다.
마찬가지로 출력이 패시브 상태인 경우 풀다운이나 풀다운이 필요합니다. 예를 들어 출력은 삼극관의 컬렉터일 뿐입니다. 이를 통해 칩 입력 신호의 잡음 마진을 개선하고 간섭 방지 기능을 향상시킵니다.
추가 정보:
풀업 저항기의 단점:
전류가 흐를 때 추가 에너지를 소비하고 저항이 떨어질 수 있습니다. 출력 레벨. 일부 로직 칩은 풀업 저항기를 통해 발생하는 전원 공급 장치 과도 현상에 민감하며, 이로 인해 별도의 필터링된 전압 소스가 풀업 저항기에 대해 구성됩니다.
풀다운 저항의 원리는 풀업 저항과 동일하며, 풀다운 저항의 선택은 스위치관의 특성과 입력 특성을 고려하여 설정해야 합니다. 하위 레벨 회로에서는 주로 다음 요소를 고려해야 합니다.
1. 구동 성능과 전력 소비 간의 균형. 풀업 저항을 예로 들면, 일반적으로 풀업 저항이 작을수록 구동 능력은 강해지지만, 설계 시에는 둘 사이의 균형에 주의해야 합니다.
2. 하위 회로의 구동 요구 사항. 동일한 풀업 저항을 예로 들면 출력이 높을 때 스위치 튜브가 꺼지고 풀업 저항은 다운스트림 회로에 충분한 전류를 제공하도록 적절하게 선택되어야 합니다.
3. 높은 수준과 낮은 수준 설정. 서로 다른 회로의 높고 낮은 레벨 임계값 레벨은 다르므로 올바른 레벨이 출력될 수 있도록 저항을 적절하게 설정해야 합니다.
풀업 저항을 예로 들면 출력이 로우 레벨일 때 스위치 튜브가 켜지고 풀업 저항과 스위치 튜브 온 저항의 분할 전압 값이 0 미만이 되도록 보장해야 합니다. -레벨 임계값.
4. 주파수 특성. 풀업 저항을 예로 들면, 풀업 저항과 스위치 튜브의 드레인-소스 단 사이의 커패시턴스와 하위 레벨 회로 사이의 입력 커패시턴스는 저항이 클수록 RC 지연을 형성합니다. 지연이 더 커집니다. 풀업 저항의 설정은 이와 관련하여 회로의 요구 사항을 고려해야 합니다.
OC 게이트가 하이 레벨을 출력하면 하이 임피던스 상태가 되며 풀업 전류는 풀업 저항에 의해 제공되어야 합니다. 100uA, 출력 포트 구동 전류는 약 500uA입니다. 표준 작동 전압은 5V이고 입력 포트의 높고 낮은 레벨 임계값은 0.8V(이 값보다 낮으면 낮은 레벨임)입니다.
바이두 백과사전 - 풀업 저항
바이두 백과사전 - 풀다운 저항