그림에 표시된 회로에서는 R1=R2=3Ω, R3=R4=6Ω, Us=9V, Is=3A로 알려져 있으며, 테브낭의 정리를 이용하여 전압 u를 구합니다.
i1r1=i2r2+us+i3r3
3i1=3i2+9+6i3,i1=i2+3+2i3
i1+i2=is
p>p>
i1+i2=3>>>2i2+2i3=0
i2=-i3
i2=i3+i4>>>i4 =-2i3 p>
us+i3r3=i4r4=u
9+6i3=6i4>>>i3=-9/18=-0.5
i4= -2i3=1
u=i4r4=6*1=6.
확장 정보:
테브낭의 정리는 등가 2단자 회로망의 기전력 E가 2단자 회로망이 개방 회로일 때의 전압과 동일하며, 그 직렬 내부 임피던스는 네트워크 내부의 독립 소스의 합과 같습니다. 커패시터 전압과 인덕터 전류가 모두 0일 때 네트워크의 임피던스 Zi는 이 두 끝에서 보입니다.
테브난의 정리와 비슷하게 노턴의 정리나 헬름홀츠-노턴의 정리가 있다. 이 정리에 따르면 소스를 포함하는 모든 선형 시불변 2단자 네트워크는 2단자 전류 소스와 동일할 수 있습니다. 전류 J는 네트워크의 양쪽 끝에서 단락 회로에 흐르는 전류와 같습니다. 병렬 내부 임피던스도 임피던스와 같습니다.
바이두백과사전-테브난의 정리